LA 2 M2 sisdig



1. Jurnal[Kembali]


2. Alat dan Bahan[Kembali]



1. Module D’Lorenzo

Gambar 2.1 Module D’Lorenzo


2. Jumper


Gambar 2.2 Jumper


3. Software Proteus
Gambar 2.3 Logo Proteus 


3. Rangkaian Simulasi[Kembali]



4. Prinsip Kerja[Kembali]

Berdasarkan gambar rangkaian sebelumnya, diketahui prinsip kerjanya adalah sebagai berikut

Awalnya B1 terhubung dengan gound sehingga inputan pin S adalah logika 0 sedangkan B0 merupakan Clock sehingga inputan R berubah-ubah seiring waktu. Input J dan K terhubung dengan VCC sehingga masing masing pinnya berlogika 1. Pin CLK terhubung dengan B2 yang terhubung dengan VCC sehingga berlogika 1. Pin S dan R memiliki sifat aktif low yaitu hanya akan aktif jika inputannya berlogika nol sedangkan saat diberikan logika 1 maka tidak akan aktif. Dalam kasus ini karena pin S dihubungkan dengan logika nol maka pin S aktif (SET) sedangkan pin R yang berubah-ubah akan menyebabkan 2 kemungkinan 

        1. Jika S aktif, R tidak aktif

Kondisi ini disebut Set dikarenakan S aktif sehingga inputan lain seperti J,K, dan CLK tidak dihiraukan. Jadi, sesuai tabel kebenaran RS Flip Flop jika S=1 (aktif), R=0 maka Q=1 dan Q' yaitu kebalikannya sama dengan 0.

        2. Jika S aktif, R aktif

Dalam kondisi ini maka inputan yang berpengaruh adalah input JK dan CLK. Input JK berlogika 1 dalam artian kondisi ini disebut Toogle yang mana output Q dan Q' akan berubah ubah. Namun output hanya akan berubah ubah jika pin clock dihubungkan dengan input sinyal clock sedangkan dalam kondisi percobaan B2 hanya berlogika 1 sehingga keadaan output tidak sesuai dan menghasilkan output Q=1 dan Q'=1 (terlarang). Hal ini mungkin juga terjadi karena konsep gerbang logika yang digunakan.


5. Video [Kembali]

1. PENJELASAN VIDEO



6. Analisa[Kembali]

1. Pada percobaan 2 tentang T flip flop, digunakan IC 74LS112. Jelaskan jenis-jenis dan fungsi dari masing-masing kaki (pin) pada IC tersebut!

jawab: Jenis dan fungsi pin IC 74LS112:

  • Pin 1, 4: Preset (PRE), digunakan untuk mengatur output ke kondisi logika 1 tanpa menunggu clock.
  • Pin 2, 5: Clear (CLR), digunakan untuk mereset output ke kondisi logika 0.
  • Pin 3, 6: Clock (CLK), sinyal ini memicu perubahan pada flip-flop saat ada perubahan dari low ke high (positive edge triggered).
  • Pin 7, 14: Ground (GND) dan Vcc untuk sumber daya IC.
  • Pin 8, 13: Input T untuk input toggle, menentukan perubahan status output.
  • Pin 9, 12: Q Output menampilkan output dari flip-flop.
  • Pin 10, 11: Q' Output adalah output komplementer dari flip-flop.

2. Jelaskan dan bandingkan hasil pada percobaan praktikum dengan teori! Apakah sesuai dengan teori? Jika iya, buktikan dan jika tidak, jelaskan dalam hal apa perbedaannya!

jawab: sudah sesuai  karena sessuai dengan teori T flip flop yaitu di mana output akan toggle pada setiap perubahan clock ketika T = 1



7. Download[Kembali]

  • Download HTML [klik disini]
  • Download Rangkaian Simulasi [klik disini]
  • Download Video Percobaan [klik disini]